CAN_FD_IP_Core.2.1.xml 164 KB
Newer Older
1 2 3 4 5 6 7 8
<?xml version="1.0" encoding="UTF-8"?>
<ipxact:component xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xmlns:ipxact="http://www.accellera.org/XMLSchema/IPXACT/1685-2014" xmlns:kactus2="http://kactus2.cs.tut.fi" xsi:schemaLocation="http://www.accellera.org/XMLSchema/IPXACT/1685-2014 http://www.accellera.org/XMLSchema/IPXACT/1685-2014/index.xsd">
	<ipxact:vendor>CTU</ipxact:vendor>
	<ipxact:library>ip</ipxact:library>
	<ipxact:name>CAN_FD_IP_Core</ipxact:name>
	<ipxact:version>2.1</ipxact:version>
	<ipxact:memoryMaps>
		<ipxact:memoryMap>
9
			<ipxact:name>CAN_FD_8bit_regs</ipxact:name>
Ille, Ondrej, Ing.'s avatar
Ille, Ondrej, Ing. committed
10
			<ipxact:displayName>3. CAN FD Core memory map</ipxact:displayName>
11
			<ipxact:description>CTU CAN FD IP Core is designed as 32 bit peripheria with byte enable support for 8, 16 or 32 bit access. Unaligned access is not supported. Byte or half word access is executed via byte enable signal. The memory is organized as Big endian. Write to read only memory location will have no effect. Read from write only memory location will return zeroes. The register map consists of following memory regions:</ipxact:description>
12
			<ipxact:addressBlock>
13
				<ipxact:name>Control_registers</ipxact:name>
14
				<ipxact:displayName>Control registers</ipxact:displayName>
15
				<ipxact:description>Control registers memory region.</ipxact:description>
16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46
				<ipxact:baseAddress>'h0</ipxact:baseAddress>
				<ipxact:range>256</ipxact:range>
				<ipxact:width>32</ipxact:width>
				<ipxact:usage>register</ipxact:usage>
				<ipxact:volatile>true</ipxact:volatile>
				<ipxact:register>
					<ipxact:name>DEVICE_ID</ipxact:name>
					<ipxact:displayName>DEVICE ID</ipxact:displayName>
					<ipxact:description>The register contains an identifer of CAN FD IP function. It is used to determine whether CAN IP function is mapped correctly on its base address.</ipxact:description>
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h0</ipxact:addressOffset>
					<ipxact:size>32</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-only</ipxact:access>
					<ipxact:field>
						<ipxact:name>DEVICE_ID</ipxact:name>
						<ipxact:displayName>DEVICE_ID</ipxact:displayName>
						<ipxact:description>Device ID</ipxact:description>
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>'h0000CAFD</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>32</ipxact:bitWidth>
						<ipxact:access>read-only</ipxact:access>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>MODE</ipxact:name>
					<ipxact:displayName>MODE</ipxact:displayName>
47
					<ipxact:description>MODE register controls special operating modes of the controller.</ipxact:description>
48 49 50 51 52 53 54 55
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h4</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>RST</ipxact:name>
						<ipxact:displayName>RST</ipxact:displayName>
56
						<ipxact:description>Writing logic 1 resets the controller. It has the same effect as logic 0 on res_n input of the controller.</ipxact:description>
57 58 59 60 61 62 63 64 65
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
66 67
						<ipxact:name>FDE</ipxact:name>
						<ipxact:displayName>FDE</ipxact:displayName>
68
						<ipxact:description>Enable flexible data rate support. When disabled receiving recessive EDL bit (Flexible data-rate frame) causes Form error. This bit does not affect capability to transmitt FD Frames.</ipxact:description>
69
						<ipxact:bitOffset>4</ipxact:bitOffset>
70 71
						<ipxact:resets>
							<ipxact:reset>
72
								<ipxact:value>1</ipxact:value>
73 74 75
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
76 77 78 79 80 81 82 83 84 85 86 87 88 89
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>FDE_ENABLE</ipxact:name>
								<ipxact:displayName>FDE_ENABLE</ipxact:displayName>
								<ipxact:description>Flexible data-rate support enabled.</ipxact:description>
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>FDE_DISABLE</ipxact:name>
								<ipxact:displayName>FDE_DISABLE</ipxact:displayName>
								<ipxact:description>Flexible data-rate support disabled.</ipxact:description>
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
90 91
					</ipxact:field>
					<ipxact:field>
92 93
						<ipxact:name>TSM</ipxact:name>
						<ipxact:displayName>TSM</ipxact:displayName>
94
						<ipxact:description>Triple sampling mode. Bus value is sampled three times when this mode is enabled. Even if this bit is set, triple sampling is used only during Nominal data rate. It is recommended to use triple sampling only at low Bit rates.</ipxact:description>
95
						<ipxact:bitOffset>6</ipxact:bitOffset>
96 97 98 99 100 101
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
102 103 104 105 106 107 108 109 110 111 112 113 114 115
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>TSM_ENABLE</ipxact:name>
								<ipxact:displayName>TSM_ENABLE</ipxact:displayName>
								<ipxact:description>Tripple sampling mode enabled</ipxact:description>
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>TSM_DISABLE</ipxact:name>
								<ipxact:displayName>TSM_DISABLE</ipxact:displayName>
								<ipxact:description>Tripple sampling mode disabled</ipxact:description>
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
116 117
					</ipxact:field>
					<ipxact:field>
118 119
						<ipxact:name>RTR_PREF</ipxact:name>
						<ipxact:displayName>RTRP</ipxact:displayName>
120
						<ipxact:description>RTR Frame preferred behavior. When RTR frame is sent non-zero dlc code can be inserted. This bit specifies the behavior of controller when this situation occurs.</ipxact:description>
121
						<ipxact:bitOffset>5</ipxact:bitOffset>
122 123 124 125 126 127
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>1</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
128 129 130 131 132 133 134 135 136 137 138 139 140 141
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>RTR_STANDARD</ipxact:name>
								<ipxact:displayName>RTR_STANDARD</ipxact:displayName>
								<ipxact:description>When RTR Frame is sent, also the DLC inserted to TX Buffer is sent.</ipxact:description>
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>RTR_EXTRA</ipxact:name>
								<ipxact:displayName>RTR_EXTRA</ipxact:displayName>
								<ipxact:description>When RTR Frame is sent, all zeroes are sent at DLC.</ipxact:description>
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
142 143
					</ipxact:field>
					<ipxact:field>
144 145
						<ipxact:name>ACF</ipxact:name>
						<ipxact:displayName>ACF</ipxact:displayName>
146
						<ipxact:description>Acknowledge forbidden mode. When this mode is enabled, acknowledge is not sent even if received CRC matches the calculated one.</ipxact:description>
147
						<ipxact:bitOffset>7</ipxact:bitOffset>
148 149 150 151 152 153
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
154 155 156 157 158 159 160 161 162 163 164 165 166 167
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>ACF_ENABLED</ipxact:name>
								<ipxact:displayName>ACF_ENABLED</ipxact:displayName>
								<ipxact:description>Acknowledge forbidden mode enabled.</ipxact:description>
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>ACF_DISABLED</ipxact:name>
								<ipxact:displayName>ACF_DISABLED</ipxact:displayName>
								<ipxact:description>Acknowledge forbidden mode disabled.</ipxact:description>
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
168 169
					</ipxact:field>
					<ipxact:field>
170 171 172 173
						<ipxact:name>LOM</ipxact:name>
						<ipxact:displayName>LOM</ipxact:displayName>
						<ipxact:description>Listen only mode. In this mode controller only receives data and sends only recessive bits on the bus. When a dominant bus is sent it is rerouted internally so that bus value remains the same. Note that when this mode is enabled controller will not transmit any inserted frame!</ipxact:description>
						<ipxact:bitOffset>1</ipxact:bitOffset>
174 175 176 177 178 179
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
180 181 182 183 184 185 186 187 188 189 190 191 192 193
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>LOM_ENABLED</ipxact:name>
								<ipxact:displayName>LOM_ENABLED</ipxact:displayName>
								<ipxact:description>Listen only mode enabled.</ipxact:description>
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>LOM_DISABLED</ipxact:name>
								<ipxact:displayName>LOM_DISABLED</ipxact:displayName>
								<ipxact:description>Listen only mode disabled.</ipxact:description>
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
194 195
					</ipxact:field>
					<ipxact:field>
196 197 198 199
						<ipxact:name>STM</ipxact:name>
						<ipxact:displayName>STM</ipxact:displayName>
						<ipxact:description>Self test mode. In this mode transmitted frame is considered valid even if acknowledge is not received.</ipxact:description>
						<ipxact:bitOffset>2</ipxact:bitOffset>
200 201
						<ipxact:resets>
							<ipxact:reset>
202
								<ipxact:value>0</ipxact:value>
203 204 205
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
206 207 208 209 210 211 212 213 214 215 216 217 218 219
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>STM_ENABLED</ipxact:name>
								<ipxact:displayName>STM_ENABLED</ipxact:displayName>
								<ipxact:description>Self test mode enabled.</ipxact:description>
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>STM_DISABLED</ipxact:name>
								<ipxact:displayName>STM_DISABLED</ipxact:displayName>
								<ipxact:description>Self test mode disabled.</ipxact:description>
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
220 221
					</ipxact:field>
					<ipxact:field>
222 223
						<ipxact:name>AFM</ipxact:name>
						<ipxact:displayName>AFM</ipxact:displayName>
224
						<ipxact:description>Acceptance filters mode. If this mode is enabled, acceptance filters are used on  RX Frames . If disabled, every received frame is stored in the RX buffer.</ipxact:description>
225
						<ipxact:bitOffset>3</ipxact:bitOffset>
226 227 228 229 230 231
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
232 233 234 235 236 237 238 239 240 241 242 243 244 245
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>AFM_ENABLED</ipxact:name>
								<ipxact:displayName>AFM_ENABLED</ipxact:displayName>
								<ipxact:description>Acceptance filter mode enabled</ipxact:description>
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>AFM_DISABLED</ipxact:name>
								<ipxact:displayName>AFM_DISABLED</ipxact:displayName>
								<ipxact:description>Acceptance filter mode disabled</ipxact:description>
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
246 247 248 249 250
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>COMMAND</ipxact:name>
					<ipxact:displayName>COMMAND</ipxact:displayName>
251
					<ipxact:description>Writing logic 1 into each bit gives different command to the controller. After writing logic 1, logic 0 does not have to be written.</ipxact:description>
252 253 254 255 256 257 258 259
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h5</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>writeOnce</ipxact:access>
					<ipxact:field>
						<ipxact:name>AT</ipxact:name>
						<ipxact:displayName>AT</ipxact:displayName>
260
						<ipxact:description>Abort transmission of CAN frame.</ipxact:description>
261 262 263 264 265 266 267 268 269 270 271
						<ipxact:bitOffset>1</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>RRB</ipxact:name>
						<ipxact:displayName>RRB</ipxact:displayName>
272
						<ipxact:description>Release Receive buffer. This command deletes all data from the Receive buffer and restarts its memory pointers.</ipxact:description>
273 274 275 276 277 278 279 280 281 282 283
						<ipxact:bitOffset>2</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>CDO</ipxact:name>
						<ipxact:displayName>CDO</ipxact:displayName>
284
						<ipxact:description>Clear data overrun flag. This command will clear data overrun flag on RX Buffer.</ipxact:description>
285 286 287 288 289 290 291 292 293 294 295 296
						<ipxact:bitOffset>3</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>STATUS</ipxact:name>
					<ipxact:displayName>STATUS</ipxact:displayName>
297
					<ipxact:description>Register signals various states of CAN controller. Logic 1 signals active state/flag.</ipxact:description>
298 299 300 301 302 303 304 305
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h6</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-only</ipxact:access>
					<ipxact:field>
						<ipxact:name>RBS</ipxact:name>
						<ipxact:displayName>RBS</ipxact:displayName>
306
						<ipxact:description>Receive buffer is not empty.</ipxact:description>
307 308 309 310 311 312 313 314 315 316 317
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>TBS</ipxact:name>
						<ipxact:displayName>TBS</ipxact:displayName>
318
						<ipxact:description>TXT buffer status. Both TXT buffers are full and frame can not be inserted for transmission.</ipxact:description>
319 320 321 322 323 324 325 326 327 328 329
						<ipxact:bitOffset>2</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>DOS</ipxact:name>
						<ipxact:displayName>DOS</ipxact:displayName>
330
						<ipxact:description>Data overrun status (flag). A frame was lost due to insufficient space in the Receive buffer.</ipxact:description>
331 332 333 334 335 336 337 338 339 340 341
						<ipxact:bitOffset>1</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>ET</ipxact:name>
						<ipxact:displayName>ET</ipxact:displayName>
342
						<ipxact:description>Error frame is beeing transmitted at the moment.</ipxact:description>
343 344 345 346 347 348 349 350 351 352 353
						<ipxact:bitOffset>3</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>RS</ipxact:name>
						<ipxact:displayName>RS</ipxact:displayName>
354
						<ipxact:description>Core is receiving a CAN Frame.</ipxact:description>
355 356 357 358 359 360 361 362 363 364 365
						<ipxact:bitOffset>4</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>TS</ipxact:name>
						<ipxact:displayName>TS</ipxact:displayName>
366
						<ipxact:description>Core is transmitting a CAN Frame.</ipxact:description>
367 368 369 370 371 372 373 374 375 376 377
						<ipxact:bitOffset>5</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>ES</ipxact:name>
						<ipxact:displayName>ES</ipxact:displayName>
378
						<ipxact:description>Error status. Error warning limit was reached at any of error counters.</ipxact:description>
379 380 381 382 383 384 385 386 387 388 389
						<ipxact:bitOffset>6</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>BS</ipxact:name>
						<ipxact:displayName>BS</ipxact:displayName>
390
						<ipxact:description>Bus status. Bus is &quot;idle&quot;, the controller is &quot; integrating&quot; or &quot;bus off&quot;. Therefore this bit is active when there is no activity on the bus.</ipxact:description>
391 392 393 394 395 396 397 398 399 400 401 402
						<ipxact:bitOffset>7</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>1</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>SETTINGS</ipxact:name>
					<ipxact:displayName>SETTINGS</ipxact:displayName>
403
					<ipxact:description>This register enables the whole CAN FD Core, configures FD Type, Internal loopback and retransmission options.</ipxact:description>
404 405 406 407 408 409 410 411
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h7</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>RTRLE</ipxact:name>
						<ipxact:displayName>RTRLE</ipxact:displayName>
412
						<ipxact:description>Retransmitt limit enable. If enabled the core only attempts to transmitt each frame up to RTR_TH times. If not succesfull the frame is dropped from TX Buffer.</ipxact:description>
413 414 415 416 417 418 419
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
420 421 422 423 424 425 426 427 428 429 430 431 432 433
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>RTRLE_ENABLED</ipxact:name>
								<ipxact:displayName>RTRLE_ENABLED</ipxact:displayName>
								<ipxact:description>Retransmitt limit is enabled.</ipxact:description>
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>RTRLE_DISABLED</ipxact:name>
								<ipxact:displayName>RTRLE_DISABLED</ipxact:displayName>
								<ipxact:description>Retransmitt limit is disabled.</ipxact:description>
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
434 435 436 437 438 439 440 441 442 443 444 445 446 447 448 449
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>RTR_TH</ipxact:name>
						<ipxact:displayName>RTR_TH</ipxact:displayName>
						<ipxact:description>The maximal amount of retransmission attempts</ipxact:description>
						<ipxact:bitOffset>1</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>4</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>INT_LOOP</ipxact:name>
						<ipxact:displayName>INT_LOOP</ipxact:displayName>
450
						<ipxact:description>Internal loop-back option (recommended  only for testing). If internal loopback options is enabled the Core automatically receive any dominant bit it transmitts.</ipxact:description>
451 452 453 454 455 456 457
						<ipxact:bitOffset>5</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
458 459 460 461 462 463 464 465 466 467 468 469 470 471
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>INT_LOOP_DISABLED</ipxact:name>
								<ipxact:displayName>INT_LOOP_DISABLED</ipxact:displayName>
								<ipxact:description>Internal loop-back is disabled.</ipxact:description>
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>INT_LOOP_ENABLED</ipxact:name>
								<ipxact:displayName>INT_LOOP_ENABLED</ipxact:displayName>
								<ipxact:description>Internal loop-back is enabled.</ipxact:description>
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
472 473 474 475
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>ENA</ipxact:name>
						<ipxact:displayName>ENA</ipxact:displayName>
476
						<ipxact:description>Enable bit for the whole CAN FD Controller. When disabled it acts as if not connected to the CAN Bus.</ipxact:description>
477 478 479 480 481 482 483
						<ipxact:bitOffset>6</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
484 485 486 487
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>ENABLED</ipxact:name>
								<ipxact:displayName>ENABLED</ipxact:displayName>
488
								<ipxact:description>The CAN Core is enabled.</ipxact:description>
489 490 491 492 493
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>DISABLED</ipxact:name>
								<ipxact:displayName>DISABLED</ipxact:displayName>
494
								<ipxact:description>The CAN Core is disabled.</ipxact:description>
495 496 497
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
498 499 500 501
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>FD_TYPE</ipxact:name>
						<ipxact:displayName>FD_TYPE</ipxact:displayName>
502
						<ipxact:description>Selection between two possible CAN FD frame formats.</ipxact:description>
503 504 505 506 507 508 509
						<ipxact:bitOffset>7</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
510 511 512 513
						<ipxact:enumeratedValues>
							<ipxact:enumeratedValue>
								<ipxact:name>ISO_FD</ipxact:name>
								<ipxact:displayName>ISO_FD</ipxact:displayName>
514
								<ipxact:description>The CAN Controller conforms to ISO FD specification.</ipxact:description>
515 516 517 518 519
								<ipxact:value>0</ipxact:value>
							</ipxact:enumeratedValue>
							<ipxact:enumeratedValue>
								<ipxact:name>NON_ISO_FD</ipxact:name>
								<ipxact:displayName>NON_ISO_FD</ipxact:displayName>
520
								<ipxact:description>The CAN Controller conforms to NON ISO FD specification.</ipxact:description>
521 522 523
								<ipxact:value>1</ipxact:value>
							</ipxact:enumeratedValue>
						</ipxact:enumeratedValues>
524 525 526 527 528 529 530 531 532 533 534 535 536
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>INT</ipxact:name>
					<ipxact:displayName>INT</ipxact:displayName>
					<ipxact:description>This register contains interrupt vector of interrupts that were generated since the last read. If 8 bit or 16 bit access is executed to any of lowest two bits the register is automatically erased.</ipxact:description>
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h8</ipxact:addressOffset>
					<ipxact:size>16</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-only</ipxact:access>
					<ipxact:field>
						<ipxact:name>RI</ipxact:name>
537 538
						<ipxact:displayName>RI</ipxact:displayName>
						<ipxact:description>Frame Received interrupt</ipxact:description>
539 540 541 542 543 544 545 546 547 548 549
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>TI</ipxact:name>
550 551
						<ipxact:displayName>TI</ipxact:displayName>
						<ipxact:description>Frame transceived interrupt</ipxact:description>
552 553 554 555 556 557 558 559 560 561 562
						<ipxact:bitOffset>1</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>EI</ipxact:name>
563 564
						<ipxact:displayName>EI</ipxact:displayName>
						<ipxact:description>Error warning limit reached interrupt</ipxact:description>
565 566 567 568 569 570 571 572 573 574 575
						<ipxact:bitOffset>2</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>DOI</ipxact:name>
576 577
						<ipxact:displayName>DOI</ipxact:displayName>
						<ipxact:description>Data overrun on RX Buffer Interrupt</ipxact:description>
578 579 580 581 582 583 584 585 586 587 588
						<ipxact:bitOffset>3</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>EPI</ipxact:name>
589 590
						<ipxact:displayName>EPI</ipxact:displayName>
						<ipxact:description>Node became error passive or bus off interrupt</ipxact:description>
591 592 593 594 595 596 597 598 599 600 601
						<ipxact:bitOffset>5</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>ALI</ipxact:name>
602 603
						<ipxact:displayName>ALI</ipxact:displayName>
						<ipxact:description>Arbitration lost interrupt</ipxact:description>
604 605 606 607 608 609 610 611 612 613 614
						<ipxact:bitOffset>6</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>BEI</ipxact:name>
615 616
						<ipxact:displayName>BEI</ipxact:displayName>
						<ipxact:description>Bus Error interrupt</ipxact:description>
617 618 619 620 621 622 623 624 625 626 627
						<ipxact:bitOffset>7</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>LFI</ipxact:name>
628 629
						<ipxact:displayName>LFI</ipxact:displayName>
						<ipxact:description>Event logging finished interrupt</ipxact:description>
630 631 632 633 634 635 636 637 638 639 640
						<ipxact:bitOffset>8</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>RFI</ipxact:name>
641 642
						<ipxact:displayName>RFI</ipxact:displayName>
						<ipxact:description>Receive buffer full interrupt</ipxact:description>
643 644 645 646 647 648 649 650 651 652 653
						<ipxact:bitOffset>9</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>BSI</ipxact:name>
654 655
						<ipxact:displayName>BSI</ipxact:displayName>
						<ipxact:description>Bit-rate shifted interrupt</ipxact:description>
656 657 658 659 660 661 662 663 664 665 666 667 668
						<ipxact:bitOffset>10</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>INT_ENA</ipxact:name>
					<ipxact:displayName>INT_ENA</ipxact:displayName>
669
					<ipxact:description>Register enables interrupts by different sources. Logic 1 in each bit means interrupt is allowed.</ipxact:description>
670 671 672 673 674 675 676 677 678 679 680 681
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'hA</ipxact:addressOffset>
					<ipxact:size>16</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>EIE</ipxact:name>
						<ipxact:displayName>EIE</ipxact:displayName>
						<ipxact:description>Error warning limit reached interrupt enable</ipxact:description>
						<ipxact:bitOffset>2</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
682
								<ipxact:value>1</ipxact:value>
683 684 685 686 687 688 689 690
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>DOIE</ipxact:name>
						<ipxact:displayName>DOIE</ipxact:displayName>
691
						<ipxact:description>Data Overrun on RX Buffer interrupt enable</ipxact:description>
692 693 694 695 696 697 698 699 700 701 702 703
						<ipxact:bitOffset>3</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>EPIE</ipxact:name>
						<ipxact:displayName>EPIE</ipxact:displayName>
704
						<ipxact:description>Node became error passive or bus off interrupt enable</ipxact:description>
705 706 707
						<ipxact:bitOffset>5</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
708
								<ipxact:value>1</ipxact:value>
709 710 711 712 713 714 715 716 717 718 719 720 721 722 723 724 725 726 727 728 729 730 731 732 733 734 735 736 737 738 739 740 741 742 743 744 745 746 747 748 749 750 751 752 753 754 755
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>ALIE</ipxact:name>
						<ipxact:displayName>ALIE</ipxact:displayName>
						<ipxact:description>Arbitration lost interrupt enable</ipxact:description>
						<ipxact:bitOffset>6</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>RIE</ipxact:name>
						<ipxact:displayName>RIE</ipxact:displayName>
						<ipxact:description>Frame successfully received interrupt enable</ipxact:description>
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>BEIE</ipxact:name>
						<ipxact:displayName>BEIE</ipxact:displayName>
						<ipxact:description>Bus Error interrupt enable</ipxact:description>
						<ipxact:bitOffset>7</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>LFIE</ipxact:name>
						<ipxact:displayName>LFIE</ipxact:displayName>
756
						<ipxact:description>Event logging finished interrupt enable</ipxact:description>
757 758 759 760 761 762 763 764 765 766 767 768
						<ipxact:bitOffset>8</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>RFIE</ipxact:name>
						<ipxact:displayName>RFIE</ipxact:displayName>
769
						<ipxact:description>Receive buffer full interrupt enable</ipxact:description>
770 771 772 773 774 775 776 777 778 779 780 781 782 783 784 785 786 787 788 789 790 791 792 793 794 795 796 797 798
						<ipxact:bitOffset>9</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>BSIE</ipxact:name>
						<ipxact:displayName>BSIE</ipxact:displayName>
						<ipxact:description>Bit-rate shifted interrupt enable</ipxact:description>
						<ipxact:bitOffset>10</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>TIE</ipxact:name>
						<ipxact:displayName>TIE</ipxact:displayName>
						<ipxact:description>Frame successfully transmitted interrupt enable</ipxact:description>
						<ipxact:bitOffset>1</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
799
								<ipxact:value>1</ipxact:value>
800 801 802 803 804 805 806 807 808 809 810 811 812 813 814 815 816 817
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
						<ipxact:readAction>clear</ipxact:readAction>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>BTR_FD</ipxact:name>
					<ipxact:displayName>BTR_FD</ipxact:displayName>
					<ipxact:description>Length of bit time segments for Data bit time in Time quanta. Note that SYNC segment always lasts one Time quanta.</ipxact:description>
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'hE</ipxact:addressOffset>
					<ipxact:size>16</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>PH2_FD</ipxact:name>
						<ipxact:displayName>PH2_FD</ipxact:displayName>
818
						<ipxact:description>Phase 2 segment - Data bit time</ipxact:description>
819 820 821 822 823 824 825 826 827 828 829
						<ipxact:bitOffset>11</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>3</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>4</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>PROP_FD</ipxact:name>
						<ipxact:displayName>PROP_FD</ipxact:displayName>
830
						<ipxact:description>Propagation segment - Data bit time</ipxact:description>
831 832 833 834 835 836
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>3</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
Ille, Ondrej, Ing.'s avatar
Ille, Ondrej, Ing. committed
837
						<ipxact:bitWidth>6</ipxact:bitWidth>
838 839 840 841
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>PH1_FD</ipxact:name>
						<ipxact:displayName>PH1_FD</ipxact:displayName>
842
						<ipxact:description>Phase 1 segment - Data bit time</ipxact:description>
843 844 845 846 847 848 849 850 851 852 853 854 855 856 857 858 859 860 861 862 863
						<ipxact:bitOffset>6</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>3</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>4</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>BTR</ipxact:name>
					<ipxact:displayName>BTR</ipxact:displayName>
					<ipxact:description>The length of bit time segments for Nominal bit time in Time quanta. Note that SYNC segment always lasts one Time quanta.</ipxact:description>
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'hC</ipxact:addressOffset>
					<ipxact:size>16</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>PROP</ipxact:name>
						<ipxact:displayName>PROP</ipxact:displayName>
864
						<ipxact:description>Propagation segment - Nominal bit time</ipxact:description>
865 866 867 868 869 870 871 872 873 874 875
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>5</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>6</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>PH1</ipxact:name>
						<ipxact:displayName>PH1</ipxact:displayName>
876
						<ipxact:description>Phase 1 segment - Nominal bit time</ipxact:description>
877 878 879 880 881 882 883 884 885 886 887
						<ipxact:bitOffset>6</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>3</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>5</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>PH2</ipxact:name>
						<ipxact:displayName>PH2</ipxact:displayName>
888
						<ipxact:description>Phase 2 segment - Nominal bit time</ipxact:description>
889 890 891 892 893 894 895 896 897 898 899 900
						<ipxact:bitOffset>11</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>5</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>5</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>ALC</ipxact:name>
					<ipxact:displayName>ALC</ipxact:displayName>
901
					<ipxact:description>Arbitration lost capture register. </ipxact:description>
902 903 904 905 906 907 908 909
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h10</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-only</ipxact:access>
					<ipxact:field>
						<ipxact:name>ALC_VAL</ipxact:name>
						<ipxact:displayName>ALC_VAL</ipxact:displayName>
910
						<ipxact:description>Arbitration lost capture value. Not supported yet. Do not use!</ipxact:description>
911 912 913 914 915 916 917 918 919 920 921 922 923 924 925 926 927 928 929 930 931
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>5</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>SJW</ipxact:name>
					<ipxact:displayName>SJW</ipxact:displayName>
					<ipxact:description>Synchronisation jump width registers for both Nominal and Data bit times.</ipxact:description>
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h11</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>SJW</ipxact:name>
						<ipxact:displayName>SJW</ipxact:displayName>
932
						<ipxact:description>Synchronisation jump width - Nominal bit time.</ipxact:description>
933 934 935 936 937 938
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>2</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
Ille, Ondrej, Ing.'s avatar
Ille, Ondrej, Ing. committed
939
						<ipxact:bitWidth>4</ipxact:bitWidth>
940 941 942 943
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>SJW_FD</ipxact:name>
						<ipxact:displayName>SJW_FD</ipxact:displayName>
944
						<ipxact:description>Synchronisation jump widh - Data bit time.</ipxact:description>
945 946 947 948 949 950 951 952 953 954 955 956
						<ipxact:bitOffset>4</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>2</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>4</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>BRP</ipxact:name>
					<ipxact:displayName>BRP</ipxact:displayName>
957
					<ipxact:description>Baud rate Prescaler register - Nominal bit time. </ipxact:description>
958 959 960 961 962 963 964 965
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h12</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>BRP</ipxact:name>
						<ipxact:displayName>BRP</ipxact:displayName>
966
						<ipxact:description>Specifies time quanta duration for nominal bit time.</ipxact:description>
967 968 969 970 971 972 973 974 975 976 977 978
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>10</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>6</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>BRP_FD</ipxact:name>
					<ipxact:displayName>BRP_FD</ipxact:displayName>
979
					<ipxact:description>Baud rate Prescaler register - Data bit time. </ipxact:description>
980 981 982 983 984 985 986 987
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h13</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>BRP_FD</ipxact:name>
						<ipxact:displayName>BRP_FD</ipxact:displayName>
988
						<ipxact:description>Specifies time quanta duration for data bit time.</ipxact:description>
989 990 991 992 993 994 995 996 997 998 999 1000
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>4</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>6</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>EWL</ipxact:name>
					<ipxact:displayName>EWL</ipxact:displayName>
1001
					<ipxact:description>Error warning limit register.</ipxact:description>
1002 1003 1004 1005 1006 1007 1008
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h14</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>EWL_LIMIT</ipxact:name>
1009 1010
						<ipxact:displayName>EWL_LIMIT</ipxact:displayName>
						<ipxact:description>Error warning limit.  If an error warning limit is reached interrupt can be called. Error warning limit indicates heavily disturbed bus. Note that according to CAN specification this value is fixed at 96 and should not be configurable! The configuration of this value is one of the extra features of this IP Core.</ipxact:description>
1011 1012 1013 1014 1015 1016 1017 1018 1019 1020 1021 1022
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>96</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>8</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>ERP</ipxact:name>
					<ipxact:displayName>ERP</ipxact:displayName>
1023
					<ipxact:description>Error passive limit register.</ipxact:description>
1024 1025 1026 1027 1028 1029 1030 1031
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h15</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>ERP_LIMIT</ipxact:name>
						<ipxact:displayName>ERP_LIMIT</ipxact:displayName>
1032
						<ipxact:description>Error passive limit. When one of error counters (RXC/TXC) exceeds this value, i Fault confinement state changes to error passive. Note that according to CAN specification this value is fixed at 128 and should not be configurable! The configuration of this value is one of the extra features of this IP Core. Note that IP Core always turns to bus_off state once any error counter reaches 255!</ipxact:description>
1033
						<ipxact:bitOffset>0</ipxact:bitOffset>
1034 1035 1036 1037 1038
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>128</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
1039 1040 1041 1042 1043 1044
						<ipxact:bitWidth>8</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>FAULT_STATE</ipxact:name>
					<ipxact:displayName>FAULT_STATE</ipxact:displayName>
1045
					<ipxact:description>Fault confinement state of the node. This state can be manipulated by writes to CTR_PRES register. When these counters are set Fault confinement state changes automatically.</ipxact:description>
1046 1047 1048 1049 1050 1051 1052 1053 1054 1055 1056 1057 1058 1059 1060 1061 1062 1063 1064 1065 1066 1067 1068 1069 1070 1071 1072 1073 1074 1075 1076 1077 1078 1079 1080 1081 1082 1083 1084 1085 1086 1087 1088 1089 1090
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h16</ipxact:addressOffset>
					<ipxact:size>16</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-only</ipxact:access>
					<ipxact:field>
						<ipxact:name>ERP</ipxact:name>
						<ipxact:displayName>ERP</ipxact:displayName>
						<ipxact:description>Error passive</ipxact:description>
						<ipxact:bitOffset>1</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>BOF</ipxact:name>
						<ipxact:displayName>BOF</ipxact:displayName>
						<ipxact:description>Bus off</ipxact:description>
						<ipxact:bitOffset>2</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>ERA</ipxact:name>
						<ipxact:displayName>ERA</ipxact:displayName>
						<ipxact:description>Error active</ipxact:description>
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>1</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>FILTER_A_VAL</ipxact:name>
					<ipxact:displayName>FILTER_A_VAL</ipxact:displayName>
1091
					<ipxact:description>Bit value for acceptance filters. Filters A, B, C are available. The identifier format is the same as transmitted and received identifier format. BASE Identifier is 11 LSB and Identifier extension are bits 28-12! Note that filter support is available by default but it can be left out from synthesis (to save logic) by setting &quot;sup_filtX=false&quot;;. If the particular filter is not supported, writes to this register have no effect and read will return all zeroes.</ipxact:description>
1092 1093 1094 1095 1096 1097 1098 1099
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h28</ipxact:addressOffset>
					<ipxact:size>32</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>BIT_VAL_A_VAL</ipxact:name>
						<ipxact:displayName>BIT_VAL_A_VAL</ipxact:displayName>
Ille, Ondrej, Ing.'s avatar
Ille, Ondrej, Ing. committed
1100
						<ipxact:description>Bit Value for acceptance filters to be compared with income identifier. Only bits set in according to FILTER_A_MASK register are compared.</ipxact:description>
1101 1102 1103 1104 1105 1106 1107 1108 1109 1110 1111 1112
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>29</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>FILTER_STATUS</ipxact:name>
					<ipxact:displayName>FILTER_STATUS</ipxact:displayName>
1113
					<ipxact:description>This register provides information if the Core is synthesized with fillter support.</ipxact:description>
1114 1115 1116 1117 1118 1119
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h46</ipxact:addressOffset>
					<ipxact:size>16</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-only</ipxact:access>
					<ipxact:field>
1120
						<ipxact:name>SFA</ipxact:name>
1121
						<ipxact:displayName>SUP_FILTA</ipxact:displayName>
1122
						<ipxact:description>Logic 1 when the Core was synthesized with &quot;sup_filtA = true&quot; Otherwise logic 0.</ipxact:description>
1123 1124 1125 1126
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
1127
						<ipxact:name>SFB</ipxact:name>
1128
						<ipxact:displayName>SUP_FILTB</ipxact:displayName>
1129
						<ipxact:description>Logic 1 when the Core was synthesized with &quot;sup_filtB = true&quot; Otherwise logic 0.</ipxact:description>
1130 1131 1132 1133
						<ipxact:bitOffset>1</ipxact:bitOffset>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
1134
						<ipxact:name>SFR</ipxact:name>
1135
						<ipxact:displayName>SUP_RANGE</ipxact:displayName>
1136
						<ipxact:description>Logic 1 when the Core was synthesized with &quot;sup_range = true&quot; Otherwise logic 0.</ipxact:description>
1137 1138 1139 1140
						<ipxact:bitOffset>3</ipxact:bitOffset>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
1141
						<ipxact:name>SFC</ipxact:name>
1142
						<ipxact:displayName>SUP_FILTC</ipxact:displayName>
1143
						<ipxact:description>Logic 1 when the Core was synthesized with &quot;sup_filtC = true&quot; Otherwise is logic 0.</ipxact:description>
1144 1145 1146 1147 1148 1149 1150 1151 1152 1153 1154 1155 1156 1157 1158
						<ipxact:bitOffset>2</ipxact:bitOffset>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>RX_MF</ipxact:name>
					<ipxact:displayName>RX_MF</ipxact:displayName>
					<ipxact:description>Number of free (32 bit) words in RX Buffer</ipxact:description>
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h4A</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-only</ipxact:access>
					<ipxact:field>
						<ipxact:name>RX_MF_VALUE</ipxact:name>
Ille, Ondrej, Ing.'s avatar
Ille, Ondrej, Ing. committed
1159 1160
						<ipxact:displayName>RX_MF_VALUE</ipxact:displayName>
						<ipxact:description>Number of free 32 bit words in the RX Buffer</ipxact:description>
1161 1162 1163 1164 1165 1166 1167 1168 1169 1170 1171 1172 1173 1174 1175 1176 1177 1178 1179 1180 1181 1182 1183 1184 1185 1186 1187 1188 1189 1190
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:bitWidth>8</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>RX_MC</ipxact:name>
					<ipxact:displayName>RX_MC</ipxact:displayName>
					<ipxact:description>Register with number of frames in the receive buffer.</ipxact:description>
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h49</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-only</ipxact:access>
					<ipxact:field>
						<ipxact:name>RX_MC_VALUE</ipxact:name>
						<ipxact:description>Receive buffer frame count value</ipxact:description>
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:bitWidth>8</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>TX_SETTINGS</ipxact:name>
					<ipxact:displayName>TX_SETTINGS</ipxact:displayName>
					<ipxact:description>This register controls the access into TX buffers. All bits are active in logic 1.</ipxact:description>
					<ipxact:dim>0</ipxact:dim>
					<ipxact:addressOffset>'h5C</ipxact:addressOffset>
					<ipxact:size>8</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
1191 1192
						<ipxact:name>TXT1A</ipxact:name>
						<ipxact:displayName>TXT1A</ipxact:displayName>
1193
						<ipxact:description>Allow transmitting frames from TXT buffer 1. Content of TX Buffer1 is validated by 0 to 1 transition on these bits.</ipxact:description>
1194 1195 1196
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
1197
								<ipxact:value>0</ipxact:value>
1198 1199 1200 1201 1202
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
1203 1204
						<ipxact:name>TXT2A</ipxact:name>
						<ipxact:displayName>TXT2A</ipxact:displayName>
1205
						<ipxact:description>Allow transmitting frames from TXT buffer 2. Content of TX Buffer2 is validated by 0 to 1 transition on these bits.</ipxact:description>
1206 1207 1208
						<ipxact:bitOffset>1</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
1209
								<ipxact:value>0</ipxact:value>
1210 1211 1212 1213 1214
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
1215 1216 1217
						<ipxact:name>BDIR</ipxact:name>
						<ipxact:displayName>BDIR</ipxact:displayName>
						<ipxact:description>Buffer to which the transmit data should be stored. To insert data for transmission first set TXT[n]A to 0, then set BDIR to select TXT buffer. As next write the data into buffer by executing accesses into TX_DATA_X registers. As last step, validate the content of the buffer by setting TXT[n] to 1. TXT[n]E bit of TX_STAT register is automatically cleared by this action.</ipxact:description>
1218 1219 1220 1221 1222 1223 1224 1225 1226
						<ipxact:bitOffset>2</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
1227 1228 1229
						<ipxact:name>FRSW</ipxact:name>
						<ipxact:displayName>FRSW</ipxact:displayName>
						<ipxact:description>If frame is inserted into either TXT buffer and the other TXT buffer is empty, the frame in the first buffer is transmitted. However, if during the transmission of this frame another frame is inserted into the other TXT buffer and error occurs (or arbitration is lost) there are two frames which can be selected for transmission (assuming Timestamps of both frames are lower than external Timestamp) . If FRSW bit is set to 0 the frame which was transmitted last is rettransmitted. If FRSW is set to 1 the frame for transmission is selected as if both frames were inserted for its first transmission as explained in Section &quot;Transmitt frame selection&quot;.</ipxact:description>
1230 1231 1232 1233 1234 1235 1236 1237 1238 1239 1240 1241
						<ipxact:bitOffset>3</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>LOG_TRIG_CONFIG</ipxact:name>
					<ipxact:displayName>LOG_TRIG_CONFIG</ipxact:displayName>
1242
					<ipxact:description>Register for configuration of event logging triggering conditions. If Event logger is in Ready state and any of triggering conditions appear it starts recording the events on the bus (moves to Running state). Logic 1 in each bit means this triggering condition is valid.</ipxact:description>
1243
					<ipxact:dim>0</ipxact:dim>
1244
					<ipxact:addressOffset>'hB8</ipxact:addressOffset>
1245 1246 1247 1248 1249 1250 1251 1252 1253 1254 1255 1256 1257 1258 1259 1260 1261 1262 1263 1264 1265 1266 1267 1268 1269 1270 1271 1272 1273 1274 1275 1276 1277 1278 1279 1280 1281 1282 1283 1284 1285 1286 1287 1288 1289 1290 1291 1292 1293
					<ipxact:size>32</ipxact:size>
					<ipxact:volatile>true</ipxact:volatile>
					<ipxact:access>read-write</ipxact:access>
					<ipxact:field>
						<ipxact:name>T_SOF</ipxact:name>
						<ipxact:description>Trigger on Start of frame field appears</ipxact:description>
						<ipxact:bitOffset>0</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_ARBL</ipxact:name>
						<ipxact:description>Trigger on arbitration was lost</ipxact:description>
						<ipxact:bitOffset>1</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_TRV</ipxact:name>
						<ipxact:description>Trigger on valid frame transmitted.</ipxact:description>
						<ipxact:bitOffset>3</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_REV</ipxact:name>
						<ipxact:description>Trigger on valid frame received</ipxact:description>
						<ipxact:bitOffset>2</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_ERPC</ipxact:name>
1294
						<ipxact:description>Trigger on Fault confinement state changed</ipxact:description>
1295 1296 1297 1298 1299 1300 1301 1302 1303 1304 1305 1306 1307 1308 1309 1310 1311 1312 1313 1314 1315 1316 1317 1318 1319 1320 1321 1322 1323 1324 1325 1326 1327 1328 1329 1330 1331 1332 1333 1334 1335 1336 1337 1338 1339 1340 1341 1342 1343 1344 1345 1346 1347 1348 1349 1350 1351 1352 1353 1354 1355 1356 1357 1358 1359 1360 1361 1362 1363 1364 1365 1366 1367 1368 1369 1370
						<ipxact:bitOffset>15</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_OVL</ipxact:name>
						<ipxact:description>Trigger when Overload frame is transmitted</ipxact:description>
						<ipxact:bitOffset>4</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_ERR</ipxact:name>
						<ipxact:description>Trigger on error appeared</ipxact:description>
						<ipxact:bitOffset>5</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_BRS</ipxact:name>
						<ipxact:description>Trigger when bit rate is shifted</ipxact:description>
						<ipxact:bitOffset>6</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_TRS</ipxact:name>
						<ipxact:description>Trigger when the unit starts transmitting a new frame.</ipxact:description>
						<ipxact:bitOffset>16</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_USRW</ipxact:name>
						<ipxact:description>When logic 1 is written into this bit event logging is triggered immediately</ipxact:description>
						<ipxact:bitOffset>7</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_EWLR</ipxact:name>
						<ipxact:description>Trigger on Error warning limit reached</ipxact:description>
						<ipxact:bitOffset>14</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_ARBS</ipxact:name>
1371
						<ipxact:description>Trigger on Arbitration field starts</ipxact:description>
1372 1373 1374 1375 1376 1377 1378 1379 1380 1381
						<ipxact:bitOffset>8</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_CTRS</ipxact:name>
1382
						<ipxact:description>Trigger on Control field starts</ipxact:description>
1383 1384 1385 1386 1387 1388 1389 1390 1391 1392 1393 1394 1395 1396 1397 1398 1399 1400 1401 1402 1403 1404 1405 1406 1407 1408 1409 1410 1411 1412 1413 1414 1415 1416 1417 1418 1419 1420 1421 1422 1423 1424 1425
						<ipxact:bitOffset>9</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_ACKNR</ipxact:name>
						<ipxact:description>Trigger on acknowledge not received in ACK slot</ipxact:description>
						<ipxact:bitOffset>13</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_RES</ipxact:name>
						<ipxact:description>Trigger when the unit starts receiving a new frame</ipxact:description>
						<ipxact:bitOffset>17</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_ACKR</ipxact:name>
						<ipxact:description>Trigger on acknowledge received in ACK slot</ipxact:description>
						<ipxact:bitOffset>12</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_DATS</ipxact:name>
1426
						<ipxact:description>Trigger on Data field starts</ipxact:description>
1427 1428 1429 1430 1431 1432 1433 1434 1435 1436
						<ipxact:bitOffset>10</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
					<ipxact:field>
						<ipxact:name>T_CRCS</ipxact:name>
1437
						<ipxact:description>Trigger on CRC field starts</ipxact:description>
1438 1439 1440 1441 1442 1443 1444 1445 1446 1447 1448 1449 1450
						<ipxact:bitOffset>11</ipxact:bitOffset>
						<ipxact:resets>
							<ipxact:reset>
								<ipxact:value>0</ipxact:value>
							</ipxact:reset>
						</ipxact:resets>
						<ipxact:bitWidth>1</ipxact:bitWidth>
					</ipxact:field>
				</ipxact:register>
				<ipxact:register>
					<ipxact:name>LOG_WPP</ipxact:name>
					<ipxact:displayName>LOG_WPP</ipxact:displayName>
					<ipxact:dim>0</ipxact:dim>
Ille, Ondrej, Ing.'s avatar